시계 평가
BinningEdit
제조업체의 현대적인 프로세서 일반적으로 책임 프리미엄 가격에 대한 프로세서는 운영에서 더 높은 배율,연습이라는 범주화. 주어진 CPU 에 대해 클럭 속도는 각 프로세서의 실제 테스트를 통해 제조 프로세스가 끝날 때 결정됩니다., 칩 제조업체를 게시하는”최종 평가”사양 및 테스트 칩이 판매하기 전에 확인하기 위해 그들에 맞는 사양에도,실행하는 경우 가장 복잡한 지침은 데이터와 함께하는 패턴을 가장 오래 걸리 정착하기(테스트에서 온도와 전압을 실행하는 가장 낮은 성능). 주어진 표준 세트를 준수하는지 성공적으로 테스트 된 프로세서는 더 높은 클럭 속도(예:3)로 표시 될 수 있습니다.,50GHz,면서 실패하는 그들의 표준 높은 시계 속도 아직을 통과 기준의 낮은 시계 속도 표시될 수 있습을 가진 더 적은 시계 속도,예를 들어,3.3GHz,그리고 판매에서 더 낮은 가격입니다.
EngineeringEdit
CPU 의 클럭 속도는 일반적으로 발진기 결정의 주파수에 의해 결정됩니다. 일반적으로 수정 발진기는 주파수 기준 신호 인 고정 사인파를 생성합니다., 전자 회로 변환하는 것으로 스퀘어에 동일한 주파수를 위한 디지털 전자공학 응용 프로그램(또는 사용에서는 CPU 승수,일부는 고정 여러의 크리스탈 참조 빈도). CPU 내부의 클럭 분배 네트워크는 해당 클럭 신호를 필요한 모든 부품으로 전달합니다. A/D 변환기에는 샘플링 속도를 설정하기 위해 유사한 시스템에 의해 구동되는”클럭”핀이 있습니다., 어떤 특정의 CPU,교체 크리스탈과 함께 또 다른 크리스탈 진동 절반의 주파수를(“underclocking”)는 일반적으로 CPU 를 실행에서 절반의 성능을 줄이고 폐열을 생산하여 CPU. 반대로,어떤 사람들은 하려고의 성능을 향상시키기 위해 CPU 를 교체하여 발진기 크리스탈과 함께 더 높은 주파수를 결정(“oc”). 그러나 오버 클러킹의 양은 CPU 가 각 펄스 후에 정착하는 시간과 생성 된 여분의 열에 의해 제한됩니다.,
각 클럭 펄스 후에 CPU 내부의 신호선은 새로운 상태로 정착 할 시간이 필요합니다. 즉,모든 신호선은 0 에서 1 또는 1 에서 0 으로 전환을 완료해야합니다. 그 전에 다음 클럭 펄스가 오면 결과가 잘못 될 것입니다. 전환 과정에서 일부 에너지는 열로 낭비됩니다(주로 구동 트랜지스터 내부). 많은 전환을 유발하는 복잡한 명령어를 실행할 때 클럭 속도가 높을수록 더 많은 열이 생성됩니다. 트랜지스터는 과도한 열에 의해 손상될 수 있습니다.,
완전히 정적 인 코어를 사용하지 않는 한 클럭 속도의 하한도 있습니다.피>